Este artículo digital, publicado en una revista de electrónica, explica paso a paso cómo diseñar y construir un lector RFID basado en FPGA que cumpla con los estándares. James Wong, Niladri Roy y Akshaya Trivedi cuentan cómo utilizando restos de componentes de radiofrecuencia y FPGA se puede construir un lector estándar.

La frente del receptor de radiofrecuencia debe estar diseñada para soportar niveles altos de interferencias sin que se introduzcan distorsiones que induzcan al error. Por eso, el receptor de ruido tiene que ser bajo, para que tenga el suficiente rango dinámico para permitir la libertad en la detección de errores en señales de respuesta de las etiquetas. Se trata de un artículo técnico, orientado a iniciados en el mundo de la electrónica.

Por Editorial

Deja una respuesta